東芝與英特爾和三星電子攜手開發新芯片技術
鉅亨網新聞中心
東芝與英特爾和三星電子計劃建立一個財團,并邀請約10家半導體材料及相關企業加入,以到2016年共同開發出半導體線寬減半至近10納米的新芯片技術。
綜合媒體10月29日報道,東芝公司(Toshiba Corp.)將與英特爾(Intel Corp.)和三星電子(Samsung Electronics Co.)共同合作,以到2016年開發出半導體線寬減少逾一半至近10納米的技術。
據《日經新聞》(Nikkei)10月29日早刊報道,這三家芯片制造商計劃很快建立一個財團,并邀請10家左右的經營半導體材料及相關領域的企業加入。這些企業中預計將包括全球最大光致抗蝕劑生產商JSR Corp.、世界排名第1和第2的光掩膜制造商大日本印刷公司(Dai Nippon Printing Co.)和日本凸版印刷公司(Toppan Printing Co.)、以及世界排名第2的芯片制造商東京電子(Tokyo Electron Ltd.)。
這個財團將在茨城縣筑波公私合營工廠開展研發工作。
日本經濟產業省(Ministry of Economy, Trade and Industry)預計將為該研發工作約100億日圓的啟動資金提供約50億日圓資金,其余部分可能將來自于財團成員企業。
這將標志著首次有日本公私合營半導體開發項目接納了外國芯片制造商為主要成員企業。日方認為,考慮到大量的開發成本和競爭的加劇,最好的選擇是與全球第一大及第二大芯片制造商英特爾和三星電子攜手合作。
該財團的工作將集中于半導體微影制程技術,該技術用于創建硅片電路。
隨著紫外線曝光設備預計將于2012年或以后登錄市場,最小的理論半導體電路寬度將減少到10納米。但實際上大規模生產的線寬接近這一數字的芯片將需要諸如光刻膠樹脂和光掩膜等材料的改進,以及芯片制造設備的改良。
東芝和三星電子計劃利用該技術制造10納米級NAND閃存和其他芯片。更窄的電路預計將使內存芯片的存儲能力增加兩倍,從而使一張郵票大小的芯片容納400千兆字節成為可能,即相當于約100個高清晰度電影。
英特爾可能將利用這一技術開發更快的微處理器。
(王媛媛 編譯)
免責聲明:本文所載資料僅供參考,并不構成投資建議,世華財訊對該資料或使用該資料所導致的結果概不承擔任何責任。若資料與原文有異,概以原文為準。
世華財訊資訊中心:editor@shihua.com.cn 電話:010-58022299轉235
- 掌握全球財經資訊點我下載APP
文章標籤
上一篇
下一篇