台積、Xilinx進度超前!英特爾/Altera合併遭看衰
鉅亨網新聞中心 2016-01-29 15:37
MoneyDJ新聞 2016-01-29 15:21:12 記者 郭妍希 報導
Eassa 26日發表研究報告指出,英特爾雖然宣稱Altera的FPGA接下來將採用更先進的製程、擊敗對手Xilinx以台積電(2330)製程打造的FPGA,但就Xilinx/台積電的進度來看,英特爾到最後恐怕會自打嘴巴。
分析顯示,Xilinx在14/16奈米製程的FPGA進度似已超前Altera,去(2015)年底就開始送樣,相較之下Altera/英特爾自己的14奈米FPGA則還無動靜。另外,Xilinx現在也考慮跳過台積電的10奈米製程、讓次世代的高階FPGA直接導入台積電7奈米技術,雖然細節還不清楚,但台積電以7奈米技術打造的電晶體密度(transistor density)應能媲美、甚至優於Altera以英特爾10奈米技術製造的次代高階FPGA,有機會讓Xilinx在相同的晶片面積中增添更多功能。
台積電奈米製程超進度,英特爾面臨嚴重威脅,長久以來的晶片龍頭地位可能不保!
台積電的奈米製程研發速度超越每兩年可研發出新技術的摩爾定律(Moore`s Law),2016年底量產10奈米製程晶片之後,7奈米製程不必等兩年、2018年上半年就可投產。另外,5奈米製程則會在7奈米投產兩年後開始量產,時間點大約落於2020年,與摩爾定律相符。
相較之下,英特爾在14/16奈米製程的競賽中雖然擊敗台積電,但10奈米的投產進度卻反而將稍稍落後台積電。
為何會如此?Motley Fool獨家引述訊息人士指出,台積電自10奈米起將晶片研發模式全面翻新,不再沿襲過去一個團隊同時研發兩個世代製程的做法,如今團隊僅專注一個特定製程,工程師不必分心研究兩種技術。
也就是說,20奈米的團隊完成工作後,被分配到16奈米技術的開發工作,然後台積電創立了新團隊專門研製10奈米。一旦16奈米組員的工作告一段落,就會被指定7奈米的開發作業,而10奈米團隊之後則會接手5奈米研發工作。
相較之下,英特爾則尚未採取台積電雙火車頭的研發模式。據傳,英特爾因為想把22奈米製程技術做到最好,使得14奈米製程遭到擱置。結果,英特爾為了趕進度,14奈米製程進入量產的時間足足提早一年,良率問題也接踵而至,進而拖累到接下來10奈米、7奈米的研發時程表。
*編者按:本文僅供參考之用,並不構成要約、招攬或邀請、誘使、任何不論種類或形式之申述或訂立任何建議及推薦,讀者務請運用個人獨立思考能力,自行作出投資決定,如因相關建議招致損失,概與《精實財經媒體》、編者及作者無涉。
- 遊學是年輕人的專利? 壯世代遊學團正夯!
- 掌握全球財經資訊點我下載APP
文章標籤
上一篇
下一篇